mirror of
https://github.com/MPSU/APS.git
synced 2025-09-16 17:40:41 +00:00
КЛ12-13. Исправление ссылки на пикчу, добавление материала
* Update 12. Productivity techniques.md Исправление названия файла в конспекте из за чего не отображалась картинка * Update 13. Processor architecture classification.md Добавление мостовой архитектуры в классификацию * Update 13. Processor architecture classification.md v1.2 * Update Lectures/13. Processor architecture classification.md --------- Co-authored-by: Andrei Solodovnikov <VoultBoy@yandex.ru>
This commit is contained in:
@@ -87,7 +87,7 @@
|
|||||||
|
|
||||||
### Восстановление последовательности
|
### Восстановление последовательности
|
||||||
|
|
||||||

|

|
||||||
|
|
||||||
**Буфер восстановления последовательности** (БВП) — это универсальный инструмент для поддержания правильной последовательности исполнения команд в случае нескольких параллельно работающих функциональных блоков.
|
**Буфер восстановления последовательности** (БВП) — это универсальный инструмент для поддержания правильной последовательности исполнения команд в случае нескольких параллельно работающих функциональных блоков.
|
||||||
|
|
||||||
|
@@ -40,9 +40,14 @@ _Строгое определение:_
|
|||||||
- **Регистровая архитектура**
|
- **Регистровая архитектура**
|
||||||
В машинах данного типа процессор включает в себя массив регистров (регистровый файл), известных как регистры общего назначения. Эти регистры можно рассматривать как явно управляемый кэш для хранения недавно использовавшихся данных.
|
В машинах данного типа процессор включает в себя массив регистров (регистровый файл), известных как регистры общего назначения. Эти регистры можно рассматривать как явно управляемый кэш для хранения недавно использовавшихся данных.
|
||||||
Регистровая архитектура допускает расположение операндов в одной из двух запоминающих сред: основной памяти или регистрах.
|
Регистровая архитектура допускает расположение операндов в одной из двух запоминающих сред: основной памяти или регистрах.
|
||||||
|
|
||||||
|
*Регистровая архитектура делится на два типа:*
|
||||||
|
|
||||||
- **Load/store архитектура**
|
- **Load/store архитектура**
|
||||||
Load/store архитектура представляет собой архитектуру набора команд, которая делит инструкции на две категории: доступ к памяти (загрузка и сохранение между памятью и регистрами) и операции ALU (которые происходят только между регистрами).
|
Load/store архитектура представляет собой архитектуру набора команд, которая делит инструкции на две категории: доступ к памяти (загрузка и сохранение между памятью и регистрами) и операции ALU (которые происходят только между регистрами).
|
||||||
|
|
||||||
|
- **Мостовая архитектура**
|
||||||
|
В мостовой архитектуре существует "мост" в основную память, благодаря чему в качестве операндов могут использоваться как значения из регистрового файла так и значения из основной памяти.
|
||||||
|
|
||||||
- **Стековая архитектура**
|
- **Стековая архитектура**
|
||||||
В вычислительных машинах, где реализована архитектура на базе стека, операнды выбираются из двух верхних ячеек стековой памяти. Результат операции заносится в вершину стека.
|
В вычислительных машинах, где реализована архитектура на базе стека, операнды выбираются из двух верхних ячеек стековой памяти. Результат операции заносится в вершину стека.
|
||||||
|
Reference in New Issue
Block a user