mirror of
https://github.com/MPSU/APS.git
synced 2025-09-15 17:20:10 +00:00
Initial commit
This commit is contained in:
18
Vivado Basics/README.md
Normal file
18
Vivado Basics/README.md
Normal file
@@ -0,0 +1,18 @@
|
||||
# Основа работы с Vivado
|
||||
|
||||
Цикл лабораторных работ создан, чтобы вы могли на практике отработать полученные знания по архитектурам процессорных систем, увидеть "изнутри", как "бегают нолики и единицы", подобно тому, как они бегают и в ваших компьютерах.
|
||||
Для эффективного погружения в лабораторные работы используется САПР **Vivado**. Это довольно сложный инструмент, на одно только осваивание которого требуется порядочное количество времени.
|
||||
Дабы сократить порог вхождения в освоение этого инструмента, был написан ряд материалов по описанию базовых сценариев использования, который представлен в данной папке.
|
||||
Здесь находятся инструкции о том как:
|
||||
|
||||
1. [Установить Vivado](Install%20Vivado.md)
|
||||
2. [Создать демо-проект под отладочный стенд Nexys-7](Vivado%20trainer.md)
|
||||
3. [Загрузить сделанную лабу в ПЛИС](Program%20nexys%20a7.md)
|
||||
4. [Понять структуру папок в проекте Vivado](Folder%20Structure%20In%20The%20Project.md)
|
||||
5. [Открыть логическую схему написанного вами модуля](How%20to%20open%20a%20schematic.md)
|
||||
6. [Запустить симуляцию](Run%20Simulation.md)
|
||||
7. [Разобраться с ошибками, при попытке открыть схему / запустить симуляцию](Elaboration%20failed.md)
|
||||
8. [Находить и исправлять ошибки дизайна, найденные тестовым окружением](Debug_manual.md)
|
||||
9. [Добавить заголовочный файл в проект Vivado](Verilog%20Header.md)
|
||||
10. [Добавить файл инициализации памяти в проект Vivado](How%20to%20add%20a%20mem-file.md)
|
||||
11. [Понять как работают этапы элаборации/синтеза/имплементации](Implementation%20steps.md)
|
Reference in New Issue
Block a user