Исправление ссылки на рисунок в Как работает ПЛИС

This commit is contained in:
Andrei Solodovnikov
2024-08-14 11:28:30 +03:00
parent 8bd993f5e6
commit ee53a93279

View File

@@ -157,7 +157,7 @@ _Рисунок 12. Реализация мультиплексора, испо
### Программируемая память ### Программируемая память
Из транзисторов можно построить не только логические элементы, но и элементы памяти. На рис. 8 представлена схема простейшей ячейки статической памяти, состоящей из транзистора и двух инверторов (т.е. суммарно состоящей из 5 транзисторов, поэтому она называется **5T** SRAM). Данная ячейка реализует 1 бит конфигурируемой памяти, являвшейся одним из основных компонентов самой первой ПЛИС. Из транзисторов можно построить не только логические элементы, но и элементы памяти. На рис. 13 представлена схема простейшей ячейки статической памяти, состоящей из транзистора и двух инверторов (т.е. суммарно состоящей из 5 транзисторов, поэтому она называется **5T** SRAM). Данная ячейка реализует 1 бит конфигурируемой памяти, являвшейся одним из основных компонентов самой первой ПЛИС.
![../.pic/Introduction/How%20FPGA%20works/fig_08.png](../.pic/Introduction/How%20FPGA%20works/fig_13.png) ![../.pic/Introduction/How%20FPGA%20works/fig_08.png](../.pic/Introduction/How%20FPGA%20works/fig_13.png)