mirror of
https://github.com/MPSU/APS.git
synced 2025-09-16 17:40:41 +00:00
Хотфиксы #88
This commit is contained in:
@@ -217,7 +217,7 @@ _Рисунок 16. Реализация полного однобитного
|
|||||||
Вторым важным элементом является **логический блок** (обычно состоящих из **логических ячеек** или **логических элементов**, но для простоты мы отождествим все эти термины).
|
Вторым важным элементом является **логический блок** (обычно состоящих из **логических ячеек** или **логических элементов**, но для простоты мы отождествим все эти термины).
|
||||||
|
|
||||||
Логический блок содержит одну или несколько **LUT**, **арифметический блок**, и один или несколько **D-триггеров**, которые соединены между собой некоторым количеством мультиплексоров.
|
Логический блок содержит одну или несколько **LUT**, **арифметический блок**, и один или несколько **D-триггеров**, которые соединены между собой некоторым количеством мультиплексоров.
|
||||||
На _рис. 16_ представлена схема того, как может выглядеть **логический блок**:
|
На _рис. 17_ представлена схема того, как может выглядеть **логический блок**:
|
||||||
|
|
||||||

|

|
||||||
|
|
||||||
@@ -246,7 +246,7 @@ _Рисунок 18. Пример использования логической
|
|||||||
|
|
||||||
Помимо логических блоков, в ПЛИС есть и другие примитивы: **Блочная память**, **блоки умножителей** и т.п.
|
Помимо логических блоков, в ПЛИС есть и другие примитивы: **Блочная память**, **блоки умножителей** и т.п.
|
||||||
|
|
||||||
### Сеть межсоединений
|
## Сеть межсоединений
|
||||||
|
|
||||||
Для того, чтобы разобраться как управлять межсоединением логических блоков, рассмотрим рис. 19, входящий в [патент](https://patents.google.com/patent/US4870302A) на ПЛИС[[4]()].
|
Для того, чтобы разобраться как управлять межсоединением логических блоков, рассмотрим рис. 19, входящий в [патент](https://patents.google.com/patent/US4870302A) на ПЛИС[[4]()].
|
||||||
|
|
||||||
|
Reference in New Issue
Block a user