mirror of
https://github.com/MPSU/APS.git
synced 2025-09-15 17:20:10 +00:00
ЛР9. Добавление методички
This commit is contained in:
17
Labs/09. LSU Integration/README.md
Normal file
17
Labs/09. LSU Integration/README.md
Normal file
@@ -0,0 +1,17 @@
|
|||||||
|
# Лабораторная работа 9 "Интеграция блока загрузки и сохранения"
|
||||||
|
|
||||||
|
После реализации блока загрузки и сохранения, его необходимо интегрировать в процессорную систему. Ниже представлена схема, иллюстрирующая интеграцию компонентов:
|
||||||
|
|
||||||
|

|
||||||
|
|
||||||
|
## Задание
|
||||||
|
|
||||||
|
Интегрировать модуль `riscv_lsu` в модуль `riscv_unit` c использованием внешней памяти (`ext_mem`) из лабораторной работы №7.
|
||||||
|
|
||||||
|
## Порядок выполнения работы
|
||||||
|
|
||||||
|
1. Интегрируйте модули `riscv_lsu` и `ext_mem` в модуль `riscv_unit`.
|
||||||
|
1. Обратите внимание, что из модуля `riscv_unit` необходимо убрать логику сигнала `stall`, т.к. она была перемещена внутрь модуля `riscv_lsu`.
|
||||||
|
2. Модуль `data_mem` из ЛР3 заменяется модулем `ext_mem` из ЛР7.
|
||||||
|
2. После интеграции модулей, проверьте процессорную систему с помощью программы из ЛР6.
|
||||||
|
1. Обратите внимание на то как теперь исполняются инструкции `sw`, `sh`, `sb`, `lw`, `lh`, `lb`, `lhu`, `lbu`.
|
Reference in New Issue
Block a user