From 8eb3f444edc361814658e9923d55fedbde2f13ed Mon Sep 17 00:00:00 2001 From: Andrei Solodovnikov Date: Sun, 10 Sep 2023 21:58:27 +0300 Subject: [PATCH] =?UTF-8?q?=D0=9B=D0=A09.=20=D0=94=D0=BE=D0=B1=D0=B0=D0=B2?= =?UTF-8?q?=D0=BB=D0=B5=D0=BD=D0=B8=D0=B5=20=D0=BC=D0=B5=D1=82=D0=BE=D0=B4?= =?UTF-8?q?=D0=B8=D1=87=D0=BA=D0=B8?= MIME-Version: 1.0 Content-Type: text/plain; charset=UTF-8 Content-Transfer-Encoding: 8bit --- Labs/09. LSU Integration/README.md | 17 +++++++++++++++++ 1 file changed, 17 insertions(+) create mode 100644 Labs/09. LSU Integration/README.md diff --git a/Labs/09. LSU Integration/README.md b/Labs/09. LSU Integration/README.md new file mode 100644 index 0000000..0d269ab --- /dev/null +++ b/Labs/09. LSU Integration/README.md @@ -0,0 +1,17 @@ +# Лабораторная работа 9 "Интеграция блока загрузки и сохранения" + +После реализации блока загрузки и сохранения, его необходимо интегрировать в процессорную систему. Ниже представлена схема, иллюстрирующая интеграцию компонентов: + +![../../.pic/Labs/lab_08_lsu/fig_01.drawio.png](../../.pic/Labs/lab_08_lsu/fig_01.drawio.png) + +## Задание + +Интегрировать модуль `riscv_lsu` в модуль `riscv_unit` c использованием внешней памяти (`ext_mem`) из лабораторной работы №7. + +## Порядок выполнения работы + +1. Интегрируйте модули `riscv_lsu` и `ext_mem` в модуль `riscv_unit`. + 1. Обратите внимание, что из модуля `riscv_unit` необходимо убрать логику сигнала `stall`, т.к. она была перемещена внутрь модуля `riscv_lsu`. + 2. Модуль `data_mem` из ЛР3 заменяется модулем `ext_mem` из ЛР7. +2. После интеграции модулей, проверьте процессорную систему с помощью программы из ЛР6. + 1. Обратите внимание на то как теперь исполняются инструкции `sw`, `sh`, `sb`, `lw`, `lh`, `lb`, `lhu`, `lbu`.