mirror of
https://github.com/MPSU/APS.git
synced 2025-09-15 17:20:10 +00:00
* WIP: APS cumulative update * Update How FPGA works.md * Перенос раздела "Последовательностная логика" в отдельный док * Исправление картинки * Исправление оформления индексов * Переработка раздела Vivado Basics * Добавление картинки в руководство по созданию проекта * Исправление ссылок в анализе rtl * Обновление изображения в sequential logic * Исправление ссылок в bug hunting * Исправление ссылок * Рефактор руководства по прошивке ПЛИС * Mass update * Update fig_10 * Restore fig_02
44 lines
1.2 KiB
Systemverilog
44 lines
1.2 KiB
Systemverilog
/* -----------------------------------------------------------------------------
|
|
* Project Name : Architectures of Processor Systems (APS) lab work
|
|
* Organization : National Research University of Electronic Technology (MIET)
|
|
* Department : Institute of Microdevices and Control Systems
|
|
* Author(s) : Andrei Solodovnikov
|
|
* Email(s) : hepoh@org.miet.ru
|
|
|
|
See https://github.com/MPSU/APS/blob/master/LICENSE file for licensing details.
|
|
* ------------------------------------------------------------------------------
|
|
*/
|
|
|
|
module lab_01_tb_fulladder();
|
|
|
|
logic tb_a_i;
|
|
logic tb_b_i;
|
|
logic tb_carry_i;
|
|
logic tb_carry_o;
|
|
logic tb_sum_o;
|
|
logic [2:0] test_case;
|
|
|
|
fulladder DUT (
|
|
.a_i(tb_a_i),
|
|
.b_i(tb_b_i),
|
|
.sum_o(tb_sum_o),
|
|
.carry_i(tb_carry_i),
|
|
.carry_o(tb_carry_o)
|
|
);
|
|
|
|
assign {tb_a_i, tb_b_i, tb_carry_i} = test_case;
|
|
|
|
initial begin
|
|
$display("\nTest has been started\n");
|
|
#5ns;
|
|
test_case = 3'd0;
|
|
repeat(8) begin
|
|
#5ns;
|
|
test_case++;
|
|
end
|
|
$display("\nTest has been finished. Check results at waveform window.\n");
|
|
$finish();
|
|
end
|
|
|
|
endmodule
|