mirror of
https://github.com/MPSU/APS.git
synced 2026-04-18 10:25:33 +00:00
Compare commits
4 Commits
b480505e11
...
master
| Author | SHA1 | Date | |
|---|---|---|---|
|
|
44910a0b57 | ||
|
|
a424d5c40f | ||
|
|
896f7fccda | ||
|
|
40074bcb25 |
@@ -12,7 +12,7 @@
|
|||||||
|
|
||||||
- способами описания [мультиплексора](../../Basic%20Verilog%20structures/Multiplexors.md) на языке SystemVerilog.
|
- способами описания [мультиплексора](../../Basic%20Verilog%20structures/Multiplexors.md) на языке SystemVerilog.
|
||||||
|
|
||||||
## Общий ход выполнения работы
|
## Ход работы
|
||||||
|
|
||||||
1. Изучить устройство и принцип работы АЛУ (раздел [#теория](#Теория))
|
1. Изучить устройство и принцип работы АЛУ (раздел [#теория](#Теория))
|
||||||
2. Изучить языковые конструкции SystemVerilog для реализации АЛУ (раздел [#инструменты](#Инструменты))
|
2. Изучить языковые конструкции SystemVerilog для реализации АЛУ (раздел [#инструменты](#Инструменты))
|
||||||
|
|||||||
@@ -356,7 +356,7 @@ endmodule
|
|||||||
1. Добавьте в `Design Sources` проекта файл [program.mem](program.mem), содержащий программу из Листинга 1.
|
1. Добавьте в `Design Sources` проекта файл [program.mem](program.mem), содержащий программу из Листинга 1.
|
||||||
2. Опишите модуль `CYBERcobra` с таким же именем и портами, как указано в задании (обратите внимание на регистр имени модуля).
|
2. Опишите модуль `CYBERcobra` с таким же именем и портами, как указано в задании (обратите внимание на регистр имени модуля).
|
||||||
1. В первую очередь, необходимо создать счётчик команд и все вспомогательные провода. При создании, **следите за разрядностью**.
|
1. В первую очередь, необходимо создать счётчик команд и все вспомогательные провода. При создании, **следите за разрядностью**.
|
||||||
2. Затем, необходимо создать экземпляры модулей: памяти инструкции, АЛУ, регистрового файла и сумматора. При подключении сигналов сумматора, надо **обязательно** надо подать нулевое значение на входной бит переноса. Выходной бит переноса подключать не обязательно. Объекту памяти инструкций нужно дать имя `imem`.
|
2. Затем, необходимо создать экземпляры модулей: памяти инструкции, АЛУ, регистрового файла и сумматора. При подключении сигналов сумматора, надо **обязательно** подать нулевое значение на входной бит переноса. Выходной бит переноса подключать не обязательно. Объекту памяти инструкций нужно дать имя `imem`.
|
||||||
3. После этого, необходимо описать оставшуюся логику:
|
3. После этого, необходимо описать оставшуюся логику:
|
||||||
1. Программного счётчика. Счётчик должен сбрасываться, когда сигнал _rst_i == 1_.
|
1. Программного счётчика. Счётчик должен сбрасываться, когда сигнал _rst_i == 1_.
|
||||||
2. Сигнала управления мультиплексором, выбирающим слагаемое для программного счётчика
|
2. Сигнала управления мультиплексором, выбирающим слагаемое для программного счётчика
|
||||||
|
|||||||
@@ -1,6 +1,6 @@
|
|||||||
# Лабораторная работа №7 "Тракт данных"
|
# Лабораторная работа №7 "Тракт данных"
|
||||||
|
|
||||||
Микроархитектуру можно разделить на две части: тракт данных и устройство управления. По тракту данных перемещаются данные (из памяти инструкций, регистрового файла, АЛУ, памяти данных, мультиплексоров), а устройство управления (в нашем случае — декодер инструкций) получает текущую инструкцию из тракта и в ответ говорит ему как именно её выполнить, то есть управляет тем, как эти данные будут через проходить тракт данных.
|
Микроархитектуру можно разделить на две части: тракт данных и устройство управления. По тракту данных перемещаются данные (из памяти инструкций, регистрового файла, АЛУ, памяти данных, мультиплексоров), а устройство управления (в нашем случае — декодер инструкций) получает текущую инструкцию из тракта и в ответ говорит ему как именно её выполнить, то есть управляет тем, как эти данные будут проходить через тракт данных.
|
||||||
|
|
||||||
## Цель
|
## Цель
|
||||||
|
|
||||||
|
|||||||
@@ -11,7 +11,7 @@
|
|||||||
1. Описать модуль контроллера прерываний.
|
1. Описать модуль контроллера прерываний.
|
||||||
2. Описать модуль контроллера регистров статуса и контроля (**CSR**-контроллер).
|
2. Описать модуль контроллера регистров статуса и контроля (**CSR**-контроллер).
|
||||||
|
|
||||||
## Ход выполнения
|
## Ход работы
|
||||||
|
|
||||||
1. Изучение теории по прерываниям и исключениям в архитектуре RISC-V, включая работу с регистрами статуса и контроля (**CSR**) и механизмы реализации прерываний.
|
1. Изучение теории по прерываниям и исключениям в архитектуре RISC-V, включая работу с регистрами статуса и контроля (**CSR**) и механизмы реализации прерываний.
|
||||||
2. Реализация схемы обработки прерывания для устройства на основе RISC-V
|
2. Реализация схемы обработки прерывания для устройства на основе RISC-V
|
||||||
|
|||||||
Reference in New Issue
Block a user