Ref(01_Adder):Замена текста на ссылку по прошивке плис в board_files

This commit is contained in:
alexkharl
2024-02-12 23:06:55 +03:00
parent f9fd1b87fb
commit fff87471a8

View File

@@ -31,14 +31,4 @@ _Рисунок 2. Структурная схема модуля `nexys_adder`.
*Рисунок 3. Использование сумматора для вычисления выражения `0x48 + 0x18` в ПЛИС* *Рисунок 3. Использование сумматора для вычисления выражения `0x48 + 0x18` в ПЛИС*
Для прошивки ПЛИС подключите утройство через USB, включите питание переключателем, выполните синтез и имплементацию вашего дизайна и сгенерируйте битстрим. Если на этом этапе у вас возникают ошибки, постарайтесь ее исправить с помощью [`инструкции по работе с ошибками синтеза`](../../../Vivado%20Basics/Elaboration%20failed.md). После этого выберите в левом меню `Open Target` - `Auto Connect`, затем `Program Device` и ваше устройство прошьется. Процедура запуска генерации битстрима показана на *рисунке 4*, а прошивка сгенерированного битстрима в ПЛИС - на *рисунке 5*. Дальше нужно создать битстрим и прошить его в ПЛИС по [инструкции](../../../Vivado%20Basics/How%20to%20program%20an%20fpga%20board.md).
![../../../.pic/Labs/board%20files/Program_Device1.png](../../../.pic/Labs/board%20files/Program_Device1.png)
*Рисунок 4. Генерация битстрима*
![../../../.pic/Labs/board%20files/Program_Device2.png](../../../.pic/Labs/board%20files/Program_Device2.png)
*Рисунок 5. Прошивка битстрима в ПЛИС*
Попробуйте выставить на переключателях различные слагаемые, убедитесь, что все работает исправно и сдавайте работу.