From d677dd046e8ab0da60624e2daba145b4b255ffc0 Mon Sep 17 00:00:00 2001 From: alexkharl Date: Tue, 27 Feb 2024 16:06:20 +0300 Subject: [PATCH] =?UTF-8?q?Feat(03/board/md):=D0=94=D0=BE=D0=B1-=D0=B8?= =?UTF-8?q?=D0=B5=20=D1=80=D0=B8=D1=81=D1=83=D0=BD=D0=BA=D0=B0=20=D1=81?= =?UTF-8?q?=D1=82=D1=80=D1=83=D0=BA=D1=82=D1=83=D1=80=D1=8B?= MIME-Version: 1.0 Content-Type: text/plain; charset=UTF-8 Content-Transfer-Encoding: 8bit --- .../board files/README.md | 16 ++++++++-------- 1 file changed, 8 insertions(+), 8 deletions(-) diff --git a/Labs/03. Register file and memory/board files/README.md b/Labs/03. Register file and memory/board files/README.md index 5d19559..7c76eb2 100644 --- a/Labs/03. Register file and memory/board files/README.md +++ b/Labs/03. Register file and memory/board files/README.md @@ -1,14 +1,14 @@ # Проверка работы регистрового файла на ПЛИС -Если вы не понимаете, что лежит в этой папке, или если надо вспомнить, как прошить ПЛИС, можно воспользоваться [`этой инструкцией`](../../../Vivado%20Basics/How%20to%20program%20an%20fpga%20board.md) +После того, как вы проверили на моделировании АЛУ, вам необходимо проверить его работу на прототипе в ПЛИС. -> [!NOTE] -> ## Список подключенной периферии -> -> - _Переключатели_ — установки адреса, данных. -> - `BTND` — запись -> -> ... +Инструкция по реализации прототипа описана [здесь](../../../Vivado%20Basics/How%20to%20program%20an%20fpga%20board.md). + +На _рис. 1_ представлена схема прототипа в ПЛИС. + +![../../../.pic/Labs/board%20files/nexys_rf_riscv_structure.drawio.svg](../../../.pic/Labs/board%20files/nexys_rf_riscv_structure.drawio.svg) + +_Рисунок 1. Структурная схема модуля `nexys_rf_riscv`._ ## Описание используемой периферии