diff --git a/Labs/09. LSU Integration/README.md b/Labs/09. LSU Integration/README.md index f467553..1ba460f 100644 --- a/Labs/09. LSU Integration/README.md +++ b/Labs/09. LSU Integration/README.md @@ -8,12 +8,11 @@ _Рисунок 1. Подключение LSU в процессорную сис ## Задание -Интегрировать модуль `riscv_lsu` в модуль `riscv_unit` c использованием внешней памяти (`ext_mem`) из лабораторной работы №7. +Интегрировать модуль `riscv_lsu` в модуль `riscv_unit`. ## Порядок выполнения работы 1. Интегрируйте модули `riscv_lsu` и `ext_mem` в модуль `riscv_unit`. 1. Обратите внимание, что из модуля `riscv_unit` необходимо убрать логику сигнала `stall`, т.к. она была перемещена внутрь модуля `riscv_lsu`. - 2. Модуль `data_mem` из ЛР3 заменяется модулем `ext_mem` из ЛР7. -2. После интеграции модулей, проверьте процессорную систему с помощью программы из ЛР6. +2. После интеграции модулей, проверьте процессорную систему с помощью [программы](../07.%20Datapath/#Задание) из ЛР№7. 1. Обратите внимание на то, как теперь исполняются инструкции `sw`, `sh`, `sb`, `lw`, `lh`, `lb`, `lhu`, `lbu`.