mirror of
https://github.com/MPSU/APS.git
synced 2025-11-20 15:00:39 +00:00
Унификация имени процессора CYBERcobra
This commit is contained in:
@@ -43,7 +43,7 @@ endmodule
|
||||
|
||||
_Рисунок 1. Микроархитектура ядра процессора RISC-V._
|
||||
|
||||
Предложенная микроархитектура имеет схожую структуру c процессором `CYBERcobra 3000 Pro 2.0` из [ЛР№4](../04.%20Primitive%20programmable%20device/), с некоторыми изменениями.
|
||||
Предложенная микроархитектура имеет схожую структуру c процессором `CYBERcobra` из [ЛР№4](../04.%20Primitive%20programmable%20device/), с некоторыми изменениями.
|
||||
|
||||
В первую очередь изменились входы и выходы процессора:
|
||||
|
||||
@@ -172,7 +172,7 @@ _Листинг 2. Программа из Листинга 1, представ
|
||||
1. Внимательно ознакомьтесь микроархитектурной реализацией процессорного ядра. В случае возникновения вопросов, проконсультируйтесь с преподавателем.
|
||||
2. Замените файл `program.mem` в `Design Sources` проекта новым файлом [program.mem](program.mem), приложенном в данной лабораторной работе. Данный файл содержит программу из _листинга 1_.
|
||||
3. Опишите модуль процессорного ядра с таким же именем и портами, как указано в задании.
|
||||
1. Процесс реализации модуля похож на процесс описания модуля cybercobra, однако теперь появляется:
|
||||
1. Процесс реализации модуля похож на процесс описания модуля CYBERcobra, однако теперь появляется:
|
||||
1. декодер
|
||||
2. дополнительные мультиплексоры и знакорасширители.
|
||||
2. Сперва рекомендуется создать все провода, которые будут подключены к входам и выходам каждого модуля на схеме.
|
||||
|
||||
Reference in New Issue
Block a user