diff --git a/ERRATA.md b/ERRATA.md
index 5d02f8f..a6186ea 100644
--- a/ERRATA.md
+++ b/ERRATA.md
@@ -2,6 +2,39 @@

+**22.05.2025**: Исправлено несоответствие в названиях модулей в ЛР10-12.
+
+- `irq_controller` следует читать как `interrupt_controller`;
+- `processor_unit` следует читать как `processor_system`.
+
+В рисунке II.12-3 добавлена разрядность сигнала `irq_ret_o` (должна быть 16 бит).
+
+
+ Обновлённый рисунок
+
+
+
+_Рисунок II.12-3. Структурная схема блока приоритетных прерываний._
+
+
+
+---
+
+**13.05.2025**: Исправлен рисунок II.8-3 — исправлена опечатка в названии нижнего сигнала (`mem_wd_i` → `mem_wd_o`).
+
+
+ Обновлённый рисунок
+
+
+
+Рисунок II.8-3. Временна́я диаграмма запросов на запись со стороны ядра и сигнала mem_wd_o.
+
+
+
+---
+
+## Ошибки, исправленные во втором издании
+
**25.08.2025**: Обнаружена ошибка в примере формирования управляющих сигналов декодером инструкций на стр. 133. При инструкции `sw`, декодер должен выставить на сигнале `b_sel_o` значение `3'd3`, а не `3'd1`.
@@ -49,37 +82,6 @@ Y = (X & (1 << N)) != 0; // Чтение N-го бита
---
-**22.05.2025**: Исправлено несоответствие в названиях модулей в ЛР10-12.
-
-- `irq_controller` следует читать как `interrupt_controller`;
-- `processor_unit` следует читать как `processor_system`.
-
-В рисунке II.12-3 добавлена разрядность сигнала `irq_ret_o` (должна быть 16 бит).
-
-
- Обновлённый рисунок
-
-
-
-_Рисунок II.12-3. Структурная схема блока приоритетных прерываний._
-
-
-
----
-
-**13.05.2025**: Исправлен рисунок II.8-3 — исправлена опечатка в названии нижнего сигнала (`mem_wd_i` → `mem_wd_o`).
-
-
- Обновлённый рисунок
-
-
-
-Рисунок II.8-3. Временна́я диаграмма запросов на запись со стороны ядра и сигнала mem_wd_o.
-
-
-
----
-
**29.03.2025**: Исправлен рисунок II.4-4 — убрана логика безусловного перехода, т.к. она должна была появиться только в следующем параграфе.