mirror of
https://github.com/MPSU/APS.git
synced 2025-09-15 09:10:10 +00:00
18
ERRATA.md
18
ERRATA.md
@@ -2,6 +2,24 @@
|
||||
|
||||

|
||||
|
||||
**22.05.2025**: Исправлено несоответствие в названиях модулей в ЛР10-12.
|
||||
|
||||
- `irq_controller` следует читать как `interrupt_controller`;
|
||||
- `processor_unit` следует читать как `processor_system`.
|
||||
|
||||
В рисунке II.12-3 добавлена разрядность сигнала `irq_ret_o` (должна быть 16 бит).
|
||||
|
||||
<details>
|
||||
<summary> Обновлённый рисунок </summary>
|
||||
|
||||

|
||||
|
||||
_Рисунок II.8-3. Структурная схема блока приоритетных прерываний._
|
||||
|
||||
</details>
|
||||
|
||||
---
|
||||
|
||||
**13.05.2025**: Исправлен рисунок II.8-3 — исправлена опечатка в названии нижнего сигнала (`mem_wd_i` → `mem_wd_o`).
|
||||
|
||||
<details>
|
||||
|
Reference in New Issue
Block a user