From 45d21be5903d831a33cbd3f0137e3f06bfed342c Mon Sep 17 00:00:00 2001 From: Andrei Solodovnikov Date: Fri, 13 Oct 2023 13:04:44 +0300 Subject: [PATCH] =?UTF-8?q?=D0=9B=D0=A08.=20=D0=9E=D0=B1=D1=8A=D0=B5=D0=B4?= =?UTF-8?q?=D0=B8=D0=BD=D0=B5=D0=BD=D0=B8=D0=B5=20=D0=BF=D0=BE=D0=B4=D0=B7?= =?UTF-8?q?=D0=B0=D0=B3=D0=BE=D0=BB=D0=BE=D0=B2=D0=BA=D0=BE=D0=B2=20=D0=BE?= =?UTF-8?q?=20=D0=BF=D1=80=D0=BE=D0=B1=D1=80=D0=B0=D1=81=D1=8B=D0=B2=D0=B0?= =?UTF-8?q?=D0=B5=D0=BC=D1=8B=D1=85=20=D1=81=D0=B8=D0=B3=D0=BD=D0=B0=D0=BB?= =?UTF-8?q?=D0=B0=D1=85?= MIME-Version: 1.0 Content-Type: text/plain; charset=UTF-8 Content-Transfer-Encoding: 8bit --- Labs/08. Load-store unit/README.md | 14 +++++--------- 1 file changed, 5 insertions(+), 9 deletions(-) diff --git a/Labs/08. Load-store unit/README.md b/Labs/08. Load-store unit/README.md index 2032c41..fb5b419 100644 --- a/Labs/08. Load-store unit/README.md +++ b/Labs/08. Load-store unit/README.md @@ -106,17 +106,13 @@ _Рисунок 1. Место LSU в микроархитектуре RISC-пр Реализация любого модуля сводится к реализации логики, управляющей каждым отдельным выходным сигналом посредством входных сигналов. Разберем принцип работы каждого выходного сигнала: -### mem_req_o +### mem_req_o, mem_we_o, mem_addr_o -`mem_req_o` напрямую подключается к `core_req_i`. +Все эти сигналы подключаются напрямую к соответствующим core-сигналам: -### mem_we_o - -`mem_we_o` напрямую подключается к `core_we_i`. - -### mem_addr_o - -`mem_addr_o` напрямую подключается к `core_addr_i`. +- `mem_req_o` к `core_req_i`; +- `mem_we_o` к `core_we_i`; +- `mem_addr_o` к `core_addr_i`. ### mem_be_o