mirror of
https://github.com/MPSU/APS.git
synced 2025-09-15 09:10:10 +00:00
Добавление информации про FAQ
This commit is contained in:
2
.github/Intro.md
vendored
2
.github/Intro.md
vendored
@@ -88,6 +88,8 @@
|
||||
|
||||
Эта книга может быть интересна и полезна читателю, не имеющему никакой отладочной платы: проверка работоспособности осуществляется в первую очередь на моделировании, т.е. программно (на самом деле, 90% времени вы будете проверять все именно посредством моделирования).
|
||||
|
||||
В ходе выполнения лабораторных работ вы наверняка столкнетесь как с ошибками связанными с работой Vivado, так и с ошибками описания на языке SystemVerilog. В первую очередь, рекомендуется ознакомиться с текстом ошибки. В случае ошибок, связанных с языком SystemVerilog, чаще всего там содержится вся необходимая информация по её устранению. В случае, если текст непонятен, рекомендуется ознакомиться со [списком типичных ошибок](Other/FAQ.md).
|
||||
|
||||
Материал этой книги будет пестрить множеством ссылок, которые в электронной версии этой книги, разумеется, будут кликабельными. Однако, если вы имеете удовольствие читать эту книгу в "аналоговом" формате, для вашего удобства все ссылки будут представлены в виде сносок под соответствующей страницей в текстовом формате. Текстовый формат вместо QR-кодов выбран чтобы иметь возможность вбить ссылку вручную на компьютере (все ссылки будут представлены в формате Unicode, так что не беспокойтесь, что вам придется вводить что-то наподобие "https://ru.wikipedia.org/wiki/%D0%A2%D1%80%D0%B8%D0%B3%D0%B3%D0%B5%D1%80"). Кроме того, "умные" камеры современных смартфонов отлично справляются с распознаванием текстовых ссылок, поэтому авторы надеются что и с этой стороны отсутствие QR-кодов не произведет неудобств.
|
||||
|
||||
Большая часть информации, касающаяся архитектуры RISC-V взята напрямую из спецификации. Поскольку работа над спецификацией все ещё идёт (хотя базовый набор инструкций rv32i уже заморожен и не изменится), чтобы ссылки на конкретные страницы спецификации имели смысл, они будут даваться на следующие версии двух документов:
|
||||
|
5
.github/SUMMARY.md
vendored
5
.github/SUMMARY.md
vendored
@@ -11,6 +11,7 @@
|
||||
- [Что такое Язык Описания Аппаратуры](Introduction/What%20is%20HDL.md)
|
||||
- [Как работает ПЛИС](Introduction/How%20FPGA%20works.md)
|
||||
- [Этапы реализации проекта в ПЛИС](Introduction/Implementation%20steps.md)
|
||||
|
||||
---
|
||||
|
||||
# Лабораторные работы
|
||||
@@ -47,7 +48,6 @@
|
||||
|
||||
# Основы Vivado
|
||||
|
||||
- [Руководство по установке Vivado](Vivado%20Basics/Install%20Vivado.md)
|
||||
- [Создание проекта в Vivado](Vivado%20Basics/Vivado%20trainer.md)
|
||||
- [Взаимодействие с окном исходников проекта Vivado](Vivado%20Basics/How%20to%20use%20Source%20Window.md)
|
||||
- [Как сгенерировать логическую схему](Vivado%20Basics/How%20to%20open%20a%20schematic.md)
|
||||
@@ -56,8 +56,7 @@
|
||||
- [Руководство по поиску ошибок](Vivado%20Basics/Debug%20manual.md)
|
||||
- [Руководство по прошивке ПЛИС](Vivado%20Basics/How%20to%20program%20an%20fpga%20board.md)
|
||||
|
||||
# Остальное
|
||||
# Дополнительные материалы
|
||||
|
||||
- [RV32I - Стандартный набор целочисленных инструкций RISC-V](Other/rv32i.md)
|
||||
- [Список типичных ошибок при работе с Vivado и SystemVerilog](Other/FAQ.md)
|
||||
- [Студенческий сервер](Other/Students%20server.md)
|
||||
|
Reference in New Issue
Block a user