diff --git a/Labs/01. Adder/board files/README.md b/Labs/01. Adder/board files/README.md index 9f36f8d..a6cd934 100644 --- a/Labs/01. Adder/board files/README.md +++ b/Labs/01. Adder/board files/README.md @@ -25,10 +25,10 @@ _Рисунок 2. Структурная схема модуля `nexys_adder`. Семисегментные индикаторы отображают на левом блоке значение операндов `a_i` и `b_i` в шестнадцатеричном формате, а на правом — результат сложения. Светодиоды, расположенные над переключателями, дублируют сумму, представляя ее в двоичном формате. -На *рисунке 3* показано сложение `(A=0x48) + (B=0x18) == 0x60` при нулевом входном преносе (нулевом, тк не нажата кнопка `BTND` aka сигнал `Pin`) +На _рис. 3_ показано сложение `(A=0x48) + (B=0x18) == 0x60` при нулевом входном преносе (нулевом, тк не нажата кнопка `BTND` aka сигнал `Pin`) ![../../../.pic/Labs/board%20files/nexys_adder2.png](../../../.pic/Labs/board%20files/nexys_adder2.png) -*Рисунок 3. Использование сумматора для вычисления выражения `0x48 + 0x18` в ПЛИС* +_Рисунок 3. Использование сумматора для вычисления выражения `0x48 + 0x18` в ПЛИС._ Дальше нужно создать битстрим и прошить его в ПЛИС по [инструкции](../../../Vivado%20Basics/How%20to%20program%20an%20fpga%20board.md).